TP Modul 2 Praktikum ESD




1. Kondisi [Kembali]

Modul 2 Percobaan 1 Kondisi 7

Buatlah rangkaian seperti gambar percobaan 1 dengan menggunkan D flip flop dan output 4 bit


2. Gambar Rangkaian Simulasi [Kembali]

Rangkaian Sebelum disimulasikan :




Rangkaian setelah disimulasikan :




3. Video Simulasi [Kembali]





4. Prinsip Kerja [Kembali]

Rangkaian ini terdiri atas 4 buah d flip flop yang mana berfungsi sebagai rangkaian yang dapat menghasilkan output 4 bit, yang disimulasikan dengan lampu led, pada rangkaian juga digunakan sebuah saklar spdt untuk mengatur masukan logika dan sebuah signal generator sebagai masukan pada clock rangkaian.

Signal generator di hubungkan ke CLK D flip-flop, ground, dan suplay. Pada rangkaian di atas merupakan rangkaian Counter Asyncronous disebut juga Ripple Through Counter atau Counter Serial (Serial Counter), yang dimana output masing-masing rangkaian flip-flop yang digunakan akan berubah kondisi dari “0” ke “1” dan sebaliknya secara berurutan atau langkah demi langkah, hal ini disebabkan karena hanya flipflop yang paling ujung saja yang dikendalikan oleh sinyal clock, sedangkan sinyal clock untuk flip-flop lainnya diambilkan dan masing-masing flip-flop sebelumnya.

Prinsip kerja rangkaian adalah jika di pin D berlogika 1, berarti kalau di CLK 2x klik berarti logika di pin D pindah ke pin Q, dan ping Q berlogika 1 sedangkan pin D berlogika 0. Karena Q berlogika 1, dan pin Q terhubung ke LED, maka LED akan berlogika 1, dan dibuktikan dengan LED menyala. Karena di pin Q berogika 1, maka ping Q komplemen akan berlogika 0 (kebalikan pin Q). Karena ping D dan Q komplemen saling terhubung ke pin CLK yang selanjutnya, berarti CLK berlogika 0, pin D berlogika 1, dan prinsip selanjutnya sama dengan prinsip sebelumnya.


5. Link Download [Kembali]












Tidak ada komentar:

Posting Komentar